User Tools

Site Tools


civilinfrastructureplatform:ciptesting:cipreferencehardware

Differences

This shows you the differences between two versions of the page.

Link to this comparison view

Both sides previous revision Previous revision
Next revision
Previous revision
civilinfrastructureplatform:ciptesting:cipreferencehardware [2021/04/09 02:15]
MasashiKudo [Table] Add 5.10/5.10-rt and Xilinx zcu102
civilinfrastructureplatform:ciptesting:cipreferencehardware [2023/09/26 13:41]
jki-siemens Add M-COM reference board
Line 8: Line 8:
  
 The current list of reference hardware for the CIP project is: The current list of reference hardware for the CIP project is:
-|                                                                                                             ​| ​              ​^ ​ Supported Kernels ​                                                 ||||  **To Be Supported** ​                      || +|                                                                                                             ​| ​              ​^ ​ Supported Kernels ​                                                                                             |||||||| 
-^ Platform ​                                                                                                   ^ Architecture ​ ^  SLTS v4.4          ^  SLTS v4.4-rt ​  ​^ ​ SLTS v4.19  ^  SLTS v4.19-rt  ​ **SLTS v5.10**       ​| ​ **SLTS v5.10-rt**  |+^ Platform ​                                                                                                   ^ Architecture ​ ^  SLTS v4.4          ^  SLTS v4.4-rt ​  ​^ ​ SLTS v4.19  ^  SLTS v4.19-rt  ​ SLTS v5.10  ​^  ​SLTS v5.10-rt ​ ​^ ​ STLS v6.1  ^ SLTS v6.1-rt ​ |
 | AM335x Beaglebone Black                                                                                     | Armv7         ​| ​ Y                  |  Y<​sup>​1</​sup> ​ |  Y           ​| ​ Y<​sup>​1</​sup> ​ |  Y                    |  T                  | | AM335x Beaglebone Black                                                                                     | Armv7         ​| ​ Y                  |  Y<​sup>​1</​sup> ​ |  Y           ​| ​ Y<​sup>​1</​sup> ​ |  Y                    |  T                  |
 | Cyclone V DE0-Nano-SoC Development Kit                                                                      | Armv7         ​| ​ N                  |  N              |  Y           ​| ​ Y<​sup>​1</​sup> ​ |  Y                    |  T                  | | Cyclone V DE0-Nano-SoC Development Kit                                                                      | Armv7         ​| ​ N                  |  N              |  Y           ​| ​ Y<​sup>​1</​sup> ​ |  Y                    |  T                  |
-| QEMU                                                                                                        | x86_64 ​       |  Y                  |  Y<​sup>​1</​sup> ​ |  Y           ​| ​ Y<​sup>​1</​sup> ​ |  Y                    |  T                  | +| QEMU                                                                                                        | x86_64 ​       |  Y                  |  Y<​sup>​1</​sup> ​ |  Y           ​| ​ Y<​sup>​1</​sup> ​ |  Y                    |  T                  ​|  Y  |  Y  ​
-| :::                                                                                                         | Armv7         ​|  ​                 ​|  ​N              ​|  ​          |  ​N              ​|  Y                    |  T                  | +| :::                                                                                                         | Armv7(virt/​cortex-a15) ​        |  ​                 ​|  ​Y<​sup>​1</​sup>  ​|  ​          |  ​Y<​sup>​1</​sup> ​   ​|  Y                    |  T                  ​|  Y  |  Y  ​
-| :::                                                                                                         | Armv8         ​|  ​                 ​| ​ N              |  N           ​| ​ N              |  Y                    |  ​T                  ​|+| :::                                                                                                         | Armv8(virt/​cortex-a53) ​        |  ​                 |  Y<​sup>​1</​sup> ​ |  Y           ​| ​ Y<​sup>​1</​sup> ​   |  Y                    |  T                  |  Y  |  Y  | 
 +| :::                                                                                                         | riscv64 ​      |  N          ​| ​ N             |  N           ​| ​ N              |  Y           ​|  ​N              |  Y  |  N  ​|
 | [[civilinfrastructureplatform:​ciptesting:​cipreferencehardware:​iwg20m|RZ/​G1M iWave Qseven Development Kit]]  | Armv7         ​| ​ Y                  |  Y<​sup>​2</​sup> ​ |  Y           ​| ​ Y<​sup>​2</​sup> ​ |  Y                    |  Y                  | | [[civilinfrastructureplatform:​ciptesting:​cipreferencehardware:​iwg20m|RZ/​G1M iWave Qseven Development Kit]]  | Armv7         ​| ​ Y                  |  Y<​sup>​2</​sup> ​ |  Y           ​| ​ Y<​sup>​2</​sup> ​ |  Y                    |  Y                  |
 | [[civilinfrastructureplatform:​ciptesting:​cipreferencehardware:​hihope-rzg2m|RZ/​G2M HopeRun HiHope]] ​         | Armv8         ​| ​ N                  |  N              |  Y           ​| ​ Y<​sup>​2</​sup> ​ |  Y                    |  Y                  | | [[civilinfrastructureplatform:​ciptesting:​cipreferencehardware:​hihope-rzg2m|RZ/​G2M HopeRun HiHope]] ​         | Armv8         ​| ​ N                  |  N              |  Y           ​| ​ Y<​sup>​2</​sup> ​ |  Y                    |  Y                  |
-| SIMATIC IPC227E ​                                                                                            | x86-64 ​       |  N                  |  N              |  Y           ​| ​ Y<​sup>​1</​sup> ​ |  Y                    |  Y                  | +| SIMATIC IPC227E ​                                                                                            | x86-64 ​       |  N                  |  N              |  Y           ​| ​ Y<​sup>​1</​sup> ​ |  Y                    |  Y                  ​|  Y  |  Y  | 
-| OpenBlocks IoT VX2                                                                                          | x86-64 ​       |  N                  |  N              |  Y           ​| ​ Y<​sup>​1</​sup> ​ |  Y                    |  T                  |+| SIEMENS M-COM                                                                                             | x86-64 ​       |  N                  |  N              |  N           ​| ​ N              |  Y                    |  Y                  |  Y  |  Y  ​
 +| OpenBlocks IoT VX2                                                                                          | x86-64 ​       |  N                  |  N              |  Y           ​| ​ Y<​sup>​1</​sup> ​ |  Y                    |  T                  ​|  Y  |  T  ​|
 | Zynq UltraScale+ MPSoC ZCU102 Evaluation Kit                                                                | Armv8         ​| ​ N                  |  N              |  T           ​| ​ T<​sup>​1</​sup> ​ |  Y                    |  Y                  | | Zynq UltraScale+ MPSoC ZCU102 Evaluation Kit                                                                | Armv8         ​| ​ N                  |  N              |  T           ​| ​ T<​sup>​1</​sup> ​ |  Y                    |  Y                  |
 +
 +Notation: Y: Supported, N: Not Supported, T: Not Supported but Testing is done
  
 <​sup>​1</​sup>​ Tested with standard Kernel configuration (non-RT)\\ ​ <​sup>​1</​sup>​ Tested with standard Kernel configuration (non-RT)\\ ​
Line 26: Line 30:
 ===== Candidate Reference Hardware ===== ===== Candidate Reference Hardware =====
 The following platforms have been submitted to the CIP TSC for consideration to become an official CIP reference platform: The following platforms have been submitted to the CIP TSC for consideration to become an official CIP reference platform:
-| | ^  Proposed Kernel Support ​ |||| +| | ^  Proposed Kernel Support  ​|||||||| 
-^ Platform ​ ^ Architecture ^  SLTS v4.4  ^  SLTS v4.4-rt ​ ^  SLTS v4.19  ^  SLTS v4.19-rt ​ ^ +^ Platform ​ ^ Architecture ^  SLTS v4.4  ^  SLTS v4.4-rt ​ ^  SLTS v4.19  ^  SLTS v4.19-rt ​ ^  SLTS v5.10  ^  SLTS v5.10-rt ​ ^  SLTS v6.1  ^  SLTS v6.1-rt ​ | 
-Zynq UltraScale+ MPSoC ZCU102 Evaluation Kit Armv8 |  N  |  N  |  Y  |  Y<​sup>​1</​sup> ​ |+Renesas RZ/Five EVK  ​ ​riscv64  ​|  N          ​| ​ N             |  N           |  N              ​|  Y           |  T              ​|  Y           |  T              ​|
  
-<​sup>​1</​sup>​ Tested with standard Kernel configuration (non-RT)+Notation: Y: Supported, N: Not Supported, T: Not Supported but Testing is done
civilinfrastructureplatform/ciptesting/cipreferencehardware.txt · Last modified: 2023/09/26 13:41 by jki-siemens